AM3352BZCZA100
איינריכטונגען
אַרויף צו 1-GHz Sitara ™ ARM® Cortex®
-A8 32-ביסל RISC פּראַסעסער
- NEON ™ SIMD קאָופּראַסעסער
- 32KB פון L1 ינסטרוקטיאָנס און 32KB פון דאַטן קאַש מיט איין-טעות
דעטעקשאַן
- 256KB פון L2 קאַש מיט טעות קאָררעקטינג קאָד (ECC)
- 176KB פון On-Chip Boot ROM
- 64KB פון דעדאַקייטאַד באַראַן
- עמיאַליישאַן און דיבאַג - JTAG
- ינטעראַפּט קאָנטראָללער (אַרויף צו 128 יבעררייַס ריקוועס)
אויף-טשיפּ זכּרון (שערד L3 באַראַן)
- 64KB פון גענעראַל-ציל אויף-שפּאָן זכּרון קאָנטראָללער (OCMC) באַראַן
- צוטריטלעך פֿאַר אַלע מאַסטערס
- שטיצט ריטענשאַן פֿאַר שנעל ווייקאַפּ
פונדרויסנדיק זכּרון ינטערפייסיז (EMIF)
- mDDR(LPDDR), DDR2, DDR3, DDR3L
קאָנטראָללער
- mDDR: 200-MHz זייגער (400-MHz דאַטן קורס)
- DDR2: 266-MHz זייגער (532-MHz דאַטן קורס)
- DDR3: 400-MHz זייגער (800-MHz דאַטן קורס)
- DDR3L: 400-MHz זייגער (800-MHz דאַטן קורס)
- 16-ביסל דאַטאַ ויטאָבוס
- 1 גיגאבייט פון גאַנץ אַדרעסאַבאַל פּלאַץ
- שטיצט איין קס 16 אָדער צוויי קס 8 זכּרון מיטל קאַנפיגיעריישאַנז
- אַלגעמיינע-ציל זכּרון קאָנטראָללער (GPMC)
- פלעקסאַבאַל 8-ביסל און 16-ביס אַסינטשראָנאָוס זכּרון צובינד מיט אַרויף צו זיבן טשיפּ סעלעקץ (NAND, NOR, Muxed-NOR, SRAM)
- ניצט BCH קאָד צו שטיצן 4-, 8- אָדער 16-ביסל ECC
- ניצט האַממינג קאָד צו שטיצן 1-ביסל ECC
- טעות לאָקאַטאָר מאָדולע (ELM)
- געוויינט אין קאַנדזשאַנגקשאַן מיט די GPMC צו געפינען אַדרעסעס פון דאַטן ערראָרס פון סינדראָום פּאָלינאָמיאַלס דזשענערייטאַד מיט אַ BCH אַלגערידאַם
- שטיצט 4-, 8- און 16-ביט פּער 512-ביטע בלאַק טעות אָרט באזירט אויף BCH אַלגערידאַמז
פּראָגראַממאַבלע רעאַל-צייט אַפּאַראַט סובסיסטעם און ינדאַסטריאַל קאָמוניקאַציע סובסיסטעם (PRU-ICSS)
- שטיצט פּראָטאָקאָלס אַזאַ ווי EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP ™ און מער
- צוויי פּראָגראַממאַבלע פאַקטיש-צייט וניץ (PRUs)
- 32-ביסל מאַסע / קראָם RISC פּראַסעסער וואָס קענען לויפן ביי 200 MHz
- 8KB פון ינסטרוקטיאָן באַראַן מיט איין-טעות דעטעקשאַן (פּאַריטי)
- 8KB פון דאַטן באַראַן מיט איין-טעות דעטעקשאַן (פּאַריטי)
- איין-ציקל 32-ביסל מולטיפּליער מיט 64-ביסל אַקיומיאַליישאַן
- ענכאַנסט GPIO מאָדולע פּראָווידעס שיפטין / אָוט שטיצן און פּאַראַלעל לאַטש אויף פונדרויסנדיק סיגנאַל
- 12KB פון שערד באַראַן מיט איין-טעות דעטעקשאַן (פּאַריטי)
- דריי 120-ביטע רעגיסטרירן באַנקס צוטריטלעך דורך יעדער PRU
- ינטעראַפּט קאָנטראָללער (INTC) פֿאַר האַנדלינג סיסטעם ינפּוט געשעענישן
- לאקאלע ינטערקאַנעקט ויטאָבוס פֿאַר קאַנעקטינג אינערלעכער און פונדרויסנדיק הארן צו די רעסורסן ין די PRU-ICSS
- פּעריפעראַלס ין די PRU-ICSS:
- איין UART פּאָרט מיט פלאָו קאָנטראָל פּינס,
שטיצט אַרויף צו 12 מבפּס
- איין ענהאַנסעד קאַפּטורע (עקאַפּ) מאָדולע
- צוויי MII עטהערנעט פּאָרץ וואָס שטיצן ינדוסטריאַל
עטהערנעט, אַזאַ ווי EtherCAT
- איין MDIO פּאָרט
מאַכט, באַשטעטיק און זייגער מאַנאַגעמענט (PRCM) מאָדולע
- קאָנטראָלס די פּאָזיציע און אַרויסגאַנג פון סטאַנדביי און טיף שלאָף מאָדעס
- פאַראַנטוואָרטלעך פֿאַר שלאָפן סיקוואַנסינג, מאַכט פעלד באַשטימען-אַוועק סיקוואַנסינג, וועקן-אַרויף סיקוואַנסינג און מאַכט פעלד באַשטימען-אויף סיקוואַנסינג
– זייגערס
- ינאַגרייטיד 15- צו 35-MHz הויך-פריקוואַנס
אַסאַלייטער געניצט צו דזשענערייט אַ רעפֿערענץ זייגער פֿאַר פאַרשידן סיסטעם און פּעריפעראַל זייגער
- שטיצט יחיד זייגער געבן און דיסייבאַל
קאָנטראָל פֿאַר סאַבסיסטאַמז און פּעריפעראַלס צו
פאַסילאַטייט רידוסט מאַכט קאַנסאַמשאַן
- פינף ADPLLs צו דזשענערייט סיסטעם קלאַקס
(MPU סובסיסטעם, דדר צובינד, וסב און פּעריפעראַלס [MMC און SD, UART, SPI, I2C], L3, L4, עטהערנעט, GFX [SGX530], לקד פּיקסעל זייגער)